网络通信 频道

智能高可用IP设计理念之产品体系架构设计

  2、稳定、高性能的硬件架构设计

  软件承载在硬件之上,数据转发/协议处理/设备管理均需硬件参与。硬件不稳定直接带来的是设备整体灾难。锐捷万兆交换硬件架构上设计充分考虑到稳定性。

  锐捷万兆交换硬件体系架构设计原理图

  2.1、数据转发层面和网络协议控制层面严格分离,不同业务数据(如管理数据、协议报文、转发报文等)由不同平面处理,底层稳定、可靠。

  Ø 线卡与引擎CPU、CPLD通过内部通信模块连接,构成控制平面,负责设备本身管理、信息同步、网络协议处理。

  Ø Crossbar芯片与线卡上的ASIC芯片构成数据平面。线卡ASIC负责业务数据处理,Crossbar负责内部高速转发。

  2.2、全分布式业务处理。将设备管理、业务处理功能分布到每个线卡而不是集中在引擎处理,降低引擎压力同时保证稳定性。

  Ø 分布式CPU、CPLD设计,线卡与引擎全局同步三层路由/二层转发/设备管理信息,实现控制平面高可靠。

  Ø 分布式业务处理。每线卡(ASIC芯片)支持IPv4/IPv6/ACL/QoS业务。在全局同步基础上,CROSSBAR连接线卡ASIC,高速转发内部数据,实现数据转发层面的高可靠。

0
相关文章